数字钟晶振时基电路图

2017-03-16 95 0

  本电路主要用作数字钟的时基振荡源,时基输出频率为60Hz,适用于LED数字钟集成电路,如LM8361~LM8365等。
  工作原理:如图所示电路是由12位二进制串行计数器/分配器CC4040和六反相器CC4069等构成的数字钟晶振时基电路。
  电路中,CC4069的门A1和门A2构成振荡频率为32768Hz的晶体振荡器。其输出经CC4069的门A3整形后送至CC4040的cp'端。CC4040的输出端由二极管VD1~VD3置成分频系数为2的1次方+2的5次方+2的9次方=546,经分频后在输出端Q9上便可输出一个60Hz的时钟信号供给数字钟集成电路。
  本电路中,12位二进制串行计数器1分频器集成电路CC4040的输出端只用了Q2、Q6、Q8、Q9,其它输出端可悬空。

相关文章

整流器及其原理
电动机的工作原理分析
可编程正弦波信号发生器电路图
RS232串口到RS485转换接口电路
由单片机CMOS IC构成的四位半数显电压表电路图
ADM2582E/ADM2587E组成的RS-485接口电路图

发布评论